Scale4Edge startet in zweite Projektphase

Pressemitteilung des Leibniz-Institut für innovative Mikroelektronik (IHP) vom 12.03.2024

 

Fehlertolerantes System mit RISC-V-Kernen beim Auftakttreffen vorgestellt

Zukunftsfähige Spezialprozessoren für die Technologiesouveränität in Deutschland standen auf der Tagesordnung der gemeinsamen Veranstaltung der vom Bundesministerium für Bildung und Forschung (BMBF) geförderten Projekte KI-Mobil, KI-Power und Scale4Edge. In zwei Phasen werden Entwicklungsplattformen für zukunftsfähige Spezialprozessoren (ZuSE) mit Fokus auf Hardware für Edge-Anwendungen und KI-Prozessoren für den Automotive-Bereich entwickelt. Die Auftaktveranstaltung in Kaiserslautern läutete Mitte Februar die zweite Projektphase ein. Zum Start wurde über die Rolle von Prozessoren bei den deutschen/europäischen Bemühungen um Halbleitersouveränität diskutiert. Die 30 beteiligten Partner zeigten zudem die Ergebnisse der ersten Phase. Das IHP – Leibniz-Institut für innovative Mikroelektronik aus Frankfurt (Oder) präsentierte dabei den TETRISC-SoC-Demonstrator für ein adaptives und fehlertolerantes Mehrkernsystem. Der auf dieser Basis entwickelte Chip besitzt vier Open-Source-RISC-V-Kerne und ist für die Nutzung in zuverlässigkeitskritischen Umgebungen, wie sie in der Luft- oder Raumfahrt vorherrschen, optimiert.

Bitte lesen Sie die vollständige Pressemitteilung hier.